联合开发网   搜索   要求与建议
                登陆    注册
排序按匹配   按投票   按下载次数   按上传日期
按分类查找All 处理器开发(4) 
按平台查找All VHDL(4) 

[处理器开发] RiscVP

RISC Vp支持RV32I。用VHDL编写,用于在Xilinx Vivado 2019.2上进行模拟。这是GILP(可编程...
RISC-Vp supports RV32I. Written in VHDL for simulation on Xilinx Vivado 2019.2. This was part of a GILP (Programmable Logic Research Group) project at UNLaM. (2023-03-16, VHDL, 3651KB, 下载0次)

http://www.pudn.com/Download/item/id/1687218005655954.html

[处理器开发] DG5301066_x86

PS与PL通信质量的源码或编程资料才能开通
comuntionQuality source code or programming materials can be opened (2020-09-28, VHDL, 35479KB, 下载0次)

http://www.pudn.com/Download/item/id/1601273610505950.html

[处理器开发] Project

这是一个自己编写的用于nios ii编程的1602接口,在nios ii里只需调用一个显示函数就可以显示所需要的内容。
This is a self-written in 1602 for the nios ii programming interface, in the nios ii li simply call a display function can display the required content. (2009-10-17, VHDL, 16KB, 下载6次)

http://www.pudn.com/Download/item/id/940698.html

[处理器开发] CPLD

项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。 按研究内容设计了软硬件。软件采用多周期同步法实现高精度,快速度的频率测量方案,并使用CPLD编程实现,这也是最难的地方。硬件采用现在流行的3.3V供电系统,选用EPM240T100C5N和较为实用的AVR单片机芯片Atmega64L,对应3.3V供电系统,串行接口使用MAX3232。 最后完成了PCB板的制作,经反复调试后得到了非常好的效果。采集的数据满足项目研究内容中的要求,当提高有源晶振的频率时,精度有大大提高了,此时已远远满足了项目中高精度,快速度测量的要求。另外,采用MFC编程编写了上位机的数据接收和数据处理专用软件,集数据采集,运算,作图,保存功能于一体。 此为CPLD语言部分
err (2009-01-12, VHDL, 400KB, 下载17次)

http://www.pudn.com/Download/item/id/629696.html
总计:4